当前位置:首页 > 新闻中心 > 公司新闻 > 单节锂电池保护电路优化

单节锂电池保护电路优化

发布时间:2020-03-19 09:30:00  来源:锂电池厂家




图1中,R1可以增强VDD脚的ESD能力,并同C1一起可减小VDD的波动。R2则在电池发生过放电后接入充电器或充电器接反的情况下能够避免闩锁效应。在保护回路的设计上,由于芯片内置延时产生电路,故应用时DS端悬空就省去了一个电容,而且电池板体积可以进一步缩小,这样便降低了系统成本。

单节锂电池保护电路优化

图1设计的保护回路主要由两个MOSFET和专用保护IC构成。专用保护IC即本文设计的电路,负责监视电池电压、放电电流、并控制两个MOSFET的栅极,而MOSFET分别实现充电和放电的控制功能。图1中,VDD为过充电和过放电的检测端,也是正电源输入端;VSS为保护电路的接地点;OC为充电控制端;OD为放电控制端;CSI为过流检测端;DS端用于减小延时相关指标的测试时间,应用时悬空即可。


文章链接:http://jfc-battery.com/show-10-184-1.html
文章标签:锂电池保护电路
COPYRIGHT © 2011-2012 ALL Rights Reserved 深圳杰富承电子有限公司 版权所有 翻版必究
电话:86-755-2832 6758   邮箱836245631@qq.com  手机官网:wap.jfc-battery.com
地址:广东省深圳市龙岗区南联鹏达路123号  粤ICP备10233879号  百度地图 谷歌地图  技术支持:思途科技